本课程介绍如何使用 HDL Coder™ 和 HDL Verifier™ 从 Simulink® 模型生成和验证 HDL 代码。
内容包括:
- 准备 Simulink 模型用于生成 HDL 代码
- 为兼容的 Simulink 模型生成 HDL 代码和 testbench
- 执行速度和面积优化
- 集成手写代码和已有 IP
- 使用 testbench 和协同仿真验证生成的 HDL 代码
第一部分
|
准备 Simulink 模型用于生成 HDL 代码
|
Objective: 准备 Simulink 模型用于生成 HDL 代码。不需要优化的简单模型生成 HDL代码和testbench。
· 准备 Simulink 模型用于生成 HDL 代码
· 生成 HDL 代码
· 生成 testbench
· 使用 HDL simulator 验证生成的 HDL 代码
|
定点精度控制
|
Objective: 建立生成的 HDL 代码和模型中特定的 Simulink 模块之间的对应关系。使用定点工具完成模型定点架构。
· 定点扩展和继承
· 定点设计工作流程
· 使用Fixed-Point Advisor
· 使用Fixed-Point 工具
· 命令行界面
|
多速率模型生成 HDL 代码
|
Objective: 多速率模型生成 HDL 代码。
· 准备多速率模型用于生成 HDL 代码
· 单个及多个时钟引脚生成 HDL 代码
· 理解和应用跨时钟域技术
|
第二部分
|
优化生成的 HDL 代码
|
Objective: 使用传递途径满足设计的时序要求。为面积优化使用特定的硬件实现和进行资源共享。
· 使用HDL Workflow Advisor 生成 HDL 代码
· 通过传递途径满足时序要求
· 为兼容性 Simulink 模块选择特定的硬件实现
· 在子系统中共享 FPGA/ASIC 资源
· 验证优化的 HDL 代码是位周期精确的
· 将 Simulink 模块映射到 FPGA 相应的硬件资源
|
使用本地浮点
|
Objective: 在 HDL 代码中执行浮点值和运算。
· 使用本地浮点的原因和情况
· 使用 HDL Coder 生成目标独立的 HDL 代码
· 定点和浮点比较
· 优化浮点执行
|
外部 HDL 代码与生成的 HDL 代码接口
|
Objective: 设计中集成手写 HDL 代码和/或供应商的 IP。
· 外部 HDL 代码接口
|
通过协同仿真验证 HDL 代码
|
Objective: 在 Simulink模型中使用 HDL simulator 验证 HDL 代码。
· 使用 Simulink 验证 HDL 组件
· 使用黄金模型比较手写 HDL 代码
· 合并 HDL 代码和 Simulink 进行仿真
|
如果您想学习本课程,请
预约报名
如果没找到合适的课程或有特殊培训需求,请
订制培训
除培训外,同时提供相关技术咨询与技术支持服务,有需求请发需求表到邮箱soft@info-soft.cn,或致电4007991916
技术服务需求表点击在线申请
服务特点:
海量专家资源,精准匹配相关行业,相关项目专家,针对实际需求,顾问式咨询,互动式授课,案例教学,小班授课,实际项目演示,快捷高效,省时省力省钱。
专家力量:
中国科学院软件研究所,计算研究所高级研究人员
oracle,微软,vmware,MSC,Ansys,candence,Altium,达索等大型公司高级工程师,项目经理,技术支持专家
中科信软培训中心,资深专家或讲师
大多名牌大学,硕士以上学历,相关技术专业,理论素养丰富
多年实际项目经历,大型项目实战案例,热情,乐于技术分享
针对客户实际需求,案例教学,互动式沟通,学有所获